

# TECNOLÓGICO DE COSTA RICA

Ingeniería en Computadores

ARQUITECTURA DE COMPUTADORES I

Tarea 1: ISA

Estudiante:
Malcolm Davis

Profesor: Fabián ZAMORA

13 de septiembre de 2017

#### Resumen

Este trabajo se desarrolló para reforzar los conceptos vistos en clases sobre un set de instrucciones. Se resolvieron 2 preguntas dónde la primera consta de una comparación de implementación de diferentes arquitecturas con tablas, y la segunda es la implementación del algoritmo de ordenamiento bubble sort en ensamblador ARM(ARMv4).

### 1. Pregunta 1

Elementos de un set de instrucciones (ISA) [40 puntos]. En clase se estudiaron los diversos elementos que se toman en cuenta a la hora de diseñar un set de instrucciones y cómo las diferentes opciones en cada uno tienen sus ventajas y desventajas. Estos elementos se muestran en la Cuadro 1 para la arquitectura MIPS64. En este ejercicio debe desarrollar dos tablas, una para la arquitectura x86 y una para la arquitectura ARMv4. Para ambas debe tomar como referencia la Cuadro 1. Cada tabla de incluir por cada elemento del ISA un resumen de las decisiones que se tomaron para cada arquitectura.

El resultado de esta pregunta se puede ver en los Cuadros 2 y 3.

## 2. Pregunta 2

Ordenamiento de burbuja ("Bubble Sort") [60 puntos]. "Bubble Sort" es un algoritmo de ordenamiento que funciona revisando cada elemento de la lista que va a ser ordenado con el siguiente, intercambiándolos de posición si están en el orden equivocado. Es necesario revisar varias veces toda la lista hasta que no se necesiten más intercambios, lo cual significa que la lista está ordenada. En este ejercicio debe desarrollar una implementación del algoritmo "Bubble Sort" utilizando el lenguaje ensamblador ARM (ARMv4) en el programa VisUAL.

#### (a) Consideraciones generales:

- (I) El tamaño de la lista (N) es mayor o igual que 1.
- (II) La lista contiene únicamente enteros.

| Elementos del ISA         | MIPS64                                                |  |
|---------------------------|-------------------------------------------------------|--|
| Clase de ISA              | • RISC                                                |  |
|                           | • Load/Store                                          |  |
| Registros                 | • 32 registros de 64-bits para enteros                |  |
|                           | • 32 registros de 64-bits para puntos flotantes       |  |
| Tipos de datos            | • Bytes de 8 bits                                     |  |
|                           | • Media palabra de 16 bits                            |  |
|                           | • Palabra de 32 bits                                  |  |
|                           | • Doble palabra de 64 bits                            |  |
| Modos de direccionamiento | • Inmediato                                           |  |
|                           | Desplazamiento                                        |  |
|                           | • Registro indirecto (desplazamiento con 0)           |  |
| Organización de memoria   | • Address space: $2^64$                               |  |
|                           | • Addressability: 8 bits                              |  |
|                           | • Todos los accesos a memoria deben estar alineados.  |  |
|                           | • Un bit para indicar si Big-Endian o Little-Endian.  |  |
|                           | • Los accesos a memoria pueden ser a nivel de byte,   |  |
|                           | media palabra, palabra y doble palabra.               |  |
| Formato de Instrucciones  | • Tres tipos: I-type, R-type, J-type                  |  |
| Operaciones               | • Load/Store                                          |  |
|                           | • Operaciones de ALU                                  |  |
|                           | • Branch & Jump                                       |  |
|                           | • Operaciones de punto flotante                       |  |
| Encodificación            | • Instrucciones de tamaño fijo: 32 bits               |  |
|                           | • El modo de direccionamiento se guarda en el opcode. |  |

Cuadro 1: Resumen de elementos de MIPS64

(III) La lista por ordenar se encuentra en memoria. La dirección de inicio de la lista se debe obtener de una etiqueta ("label") llamada "list". Ejemplo:

list DCD 9,8,7,6,5,4,3,2,1

(IV) El tamaño de la lista por ordenar (N) se encuentra en memoria. Este se debe obtener de una etiqueta ("label") llamada "list\_count". Ejemplo:

list\_count DCD 9

(v) El resultado (la lista ordenada) se debe almacenar en memoria, reemplazando la lista desordenada original.

### (b) Entregables:

- (I) Código fuente generado por VisUAL de la implementación del algoritmo "Bubble Sort".
- (II) El código debe ser funcional (no debe contener errores) y debe incluir un ejemplo (list y list\_count) con el cual ser probado. El código fuente debe contener un encabezado (comentarios dentro del código) con:
  - (1) Nombre y número de carné del estudiante.
  - (2) Breve explicación de cómo implementó el algoritmo.
  - (3) La cantidad de registros y el uso que se le dio a cada uno.
  - (4) La cantidad de instrucciones ejecutadas para ordenar la lista: [9,8,7,6,5,4,3,2,1].

Los entregables para este problema se adjuntan en un archivo llamado bubble.S.

| Elementos del ISA         | X86                                                          | Justificación                                            |
|---------------------------|--------------------------------------------------------------|----------------------------------------------------------|
| Clase de ISA              | • CISC                                                       | La arquitectura x86                                      |
|                           | • Registro/Memoria                                           | normalmente utiliza esta                                 |
|                           |                                                              | clase de ISA.                                            |
| Registros                 | • 64 registros de 64-bits de                                 | Al elegir la arquitectura                                |
|                           | propósito general                                            | CISC se quiere poder hacer                               |
|                           |                                                              | accesos a memoria y que se                               |
|                           |                                                              | pueda operar con un regis-                               |
|                           |                                                              | tro de propósito general.                                |
| Tipos de datos            | Bytes de 8 bits                                              | Estos tipos de datos se                                  |
|                           | • Media palabra de 16 bits                                   | eligieron para poder                                     |
|                           | • Palabra de 32 bits                                         | representar diferentes tipos                             |
| Modos de direccionamiento | <ul><li>Doble palabra de 64 bits</li><li>Inmediato</li></ul> | de datos (int, float)                                    |
| Modos de direccionamiento |                                                              | Se eligieron estos por la                                |
|                           | <ul><li>Desplazamiento</li><li>Indexado</li></ul>            | facilidad de desplazamiento<br>a una posición en memoria |
|                           | ■ Indexado                                                   | a una posicion en memoria<br>a partir de un punto(para   |
|                           |                                                              | arreglos).                                               |
| Organización de memoria   | • Address space: 2 <sup>64</sup>                             | Al representar tipos de                                  |
| organización de memeria   | • Addressability: 8 bits                                     | datos de byte, media, doble                              |
|                           | • Todos los accesos a memo-                                  | y palabra entera se debe de                              |
|                           | ria deben estar alineados.                                   | poder accesar con esos                                   |
|                           | • Solo funcionará con little                                 | tamaños a memoria. El es-                                |
|                           | endian por estándar.                                         | pacio y la addressabilidad se                            |
|                           | • Los accesos a memoria                                      | Eligen por el tamaño de da-                              |
|                           | pueden ser a nivel de byte,                                  | tos también. Y los accesos                               |
|                           | media palabra, palabra y                                     | se alinean para evitar acce-                             |
|                           | doble palabra.                                               | sos indeseados.                                          |
| Formato de Instrucciones  | CISC con instrucciones                                       | Aumenta la velocidad de de-                              |
|                           | variables                                                    | codificación pero disminuye                              |
|                           |                                                              | el tamaño del código.                                    |
| Operaciones               | • Operaciones de ALU                                         | Se eligen las operaciones                                |
|                           | • Branch & Jump                                              | necesarias para el flujo de                              |
|                           | • Operaciones de punto flo-                                  | un programa.                                             |
| Encodificación            | tante  •CISC con instrucciones va-                           | Aumenta la velocidad de de-                              |
| Effectificación           | riables                                                      | codificación pero disminuye                              |
|                           | 1100105                                                      | el tamaño del código.                                    |
|                           | • El modo de direcciona-                                     | ci talliano del codigo.                                  |
|                           | miento se guarda en el op-                                   |                                                          |
|                           | code.                                                        |                                                          |
|                           | 1                                                            | 1                                                        |

Cuadro 2: Resumen de elementos de x86

| Elementos del ISA          | ARMv4                                           | Justificación                                               |
|----------------------------|-------------------------------------------------|-------------------------------------------------------------|
| Clase de ISA               | • RISC                                          | La arquitectura ARM                                         |
|                            | • Load/Store                                    | normalmente utiliza esta                                    |
|                            |                                                 | clase de ISA.                                               |
| Registros                  | • 32 registros de 64-bits pa-                   | Las arquitecturas RISC                                      |
|                            | ra enteros                                      | buscan tener abuntantes                                     |
|                            | • 32 registros de 64-bits pa-                   | registros para aumentar                                     |
|                            | ra puntos flotantes                             | la velocidad de ejecu-                                      |
|                            |                                                 | ción(menos accesos a                                        |
|                            | D. I. O.L.                                      | memoria).                                                   |
| Tipos de datos             | • Bytes de 8 bits                               | Se elimina la doble palabra                                 |
|                            | Media palabra de 16 bits     Delebra de 22 bits | para simplificar las                                        |
| Modos de direccionamiento  | • Palabra de 32 bits • Inmediato                | instrucciones.                                              |
| wiodos de direccionamiento | • Inmediato                                     | Se utilizan estos para poder<br>hacer operaciones sobre re- |
|                            |                                                 | gistros(registro registro).                                 |
|                            | Desplazamiento                                  | gistios(registio registio).                                 |
|                            | • Registro indirecto (despla-                   |                                                             |
|                            | zamiento con 0)                                 |                                                             |
| Organización de memoria    | • Address space: 2 <sup>6</sup> 4               | Se elimina el acceso de doble                               |
|                            | • Addressability: 8 bits                        | palabra para poder                                          |
|                            | • Todos los accesos a memo-                     | simplificar las instrucciones                               |
|                            | ria deben estar alineados.                      | y delimitarlas a 64bits.                                    |
|                            | • Un bit para indicar si Big-                   |                                                             |
|                            | Endian o Little-Endian.                         |                                                             |
|                            | • Los accesos a memoria                         |                                                             |
|                            | pueden ser a nivel de byte,                     |                                                             |
|                            | media palabra, palabra.                         |                                                             |
| Formato de Instrucciones   | • Tres tipos: I-type, R-type                    | Se definen los necesarios pa-                               |
|                            |                                                 | ra el flujo del programa, se                                |
|                            |                                                 | eliminan los tipo j porque en<br>ARM no se usan jumps solo  |
|                            |                                                 | branches.                                                   |
| Operaciones                | • Load/Store                                    | Se definen los necesarios                                   |
| C P STAGISTION             | • Operaciones de ALU                            | para el flujo del programa.                                 |
|                            | • Branch                                        | se eliminan los jumps                                       |
|                            | • Operaciones de punto flo-                     | porque en ARM no se usan.                                   |
|                            | tante                                           | _ <del>-</del>                                              |
| Encodificación             | • Instrucciones de tamaño                       | Se elije este tamaño por el                                 |
|                            | ffjo: 64 bits                                   | tipo de datos.                                              |
|                            | • El modo de direcciona-                        |                                                             |
|                            | miento se guarda en el op-                      |                                                             |
|                            | code.                                           |                                                             |

Cuadro 3: Resumen de elementos de ARMv4